

#### ΠΟΛΥΤΕΧΝΕΙΟ ΚΡΗΤΗΣ

#### ΣΧΟΛΗ ΗΜΜΥ

ΕΡΓΑΣΤΗΡΙΟ ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΩΝ & ΥΛΙΚΟΥ ΕΡΓΑΣΤΗΡΙΑΚΕΣ ΑΣΚΗΣΕΙΣ ΓΙΑ ΤΟ ΜΑΘΗΜΑ: ΗΡΥ 203 - ΠΡΟΧΩΡΗΜΕΝΗ ΛΟΓΙΚΗ ΣΧΕΔΙΑΣΗ

# EAPINO EEAMHNO 2021

# Εργαστήριο 2

# ΕΞΟΙΚΕΙΩΣΗ ΜΕ ΤΗ ΓΛΩΣΣΑ ΠΕΡΙΓΡΑΦΗΣ ΥΛΙΚΟΥ VHDL ΚΑΙ ΤΗΝ ΙΕΡΑΡΧΙΚΗ ΣΧΕΔΙΑΣΗ

ΕΚΠΟΝΗΣΗ: Καθ. Α. Δόλλας, Δρ. Ε. Σωτηριάδης

ΣΥΝΕΡΓΑΤΈΣ: Δρ. Ευριπίδης Σωτηριάδης, Μ. Κιμιωνής,

**ΕΚΔΟΣΗ** : 12.0 **Χανιά** 

# Σκοπός

Είναι η περαιτέρω εξοικείωση με τη γλώσσα VHDL και την ιεραρχική σχεδίαση με πολλαπλά αρχεία. Θα σχεδιάσετε και θα υλοποιήσετε έναν fulladder 4-bit τύπου Carry Look Ahead (CLA), με ιεραρχική σχεδίαση.

## Ζητούμενα

Να σχεδιάσετε και να υλοποιήσετε ένα κύκλωμα που έχει εισόδους και εξόδους όπως στον Πίνακα 1.

| Όνομα | in/out  | Πλάτος σε bit |
|-------|---------|---------------|
| А     | είσοδος | 4             |
| В     | είσοδος | 4             |
| Cin   | είσοδος | 1             |
| S     | έξοδος  | 4             |
| Сз    | έξοδος  | 1             |

Πίνακας 1: Είσοδοι - έξοδοι κυκλώματος

### Εξισώσεις που θα υλοποιηθούν (οι εξισώσεις του CLA)

 $\underline{P_i = A_i \oplus B_i}$ 

 $G_i = A_i \cdot B_i$ 

 $\underline{C_0} = \underline{G_0} + \underline{P_0} \cdot \underline{C_{in}}$ 

 $\underline{C_1} = \underline{G_1} + \underline{P_1} \cdot \underline{G_0} + \underline{P_1} \cdot \underline{P_0} \cdot \underline{C_{in}}$ 

 $C_2 = G_2 + P_2 \cdot G_1 + P_2 \cdot P_1 \cdot G_0 + P_2 \cdot P_1 \cdot P_0 \cdot C_{in}$ 

 $\underline{C_3} = \underline{G_3} + \underline{P_3} \cdot \underline{G_2} + \underline{P_3} \cdot \underline{P_2} \cdot \underline{G_1} + \underline{P_3} \cdot \underline{P_2} \cdot \underline{P_1} \cdot \underline{G_0} + \underline{P_3} \cdot \underline{P_2} \cdot \underline{P_1} \cdot \underline{P_0} \cdot \underline{C_{in}}$ 

 $S_0 = A_0 \oplus B_0 \oplus C_{in}$ 

 $S_i = A_i \oplus B_i \oplus C_{i-1}$ , for i > 0

#### Το κύκλωμα λειτουργεί ως εξής:

Τα Α,Β είναι οι αριθμητικές είσοδοι του κυκλώματος και το Cinείναι το κρατούμενο εισόδου. Ο αθροιστής είναι τύπου 4-bitCarryLookAhead (CLA). Το αποτέλεσμα της πράξης φαίνεται στο S και το κρατούμενο εξόδου στο  $C_3$ .

### Παρατηρήσεις/Σημειώσεις

Για την ιεραρχική σχεδίαση σε VHDL, χρειάζεται να κάνουμε ανάλυση του κυκλώματος από πάνω προς τα κάτω (topdown) και υλοποίηση από κάτω προς τα πάνω (bottomup). Συνεπώς, για τη συγκεκριμένη άσκηση η ανάλυση γίνεται ως εξής: ο adder των τεσσάρων bit αποτελείται από τρεις διαφορετικές μονάδες που συνδέονται κατάλληλα μεταξύ τους. Αυτές φαίνονται στο Σχήμα 1.

#### Συγκεκριμένα:

- 1) Carry Generate/Propagate Unit: υπολογίζει τα τέσσερα (4) σήματα propagate και τα τέσσερα (4) σήματα generate. Ουσιαστικά κάθε μονάδα που παίρνει δύο σήματα εισόδου και δημιουργεί το Gκαι Ρείναι ένας ημιαθροιστής (HalfAdder HA)
- **2) Carry Look Ahead Unit:** υπολογίζει τα τρία(3) σήματα Carry Look Ahead και το CarryOut.
- 3) Sum Unit: υπολογίζει τα τέσσερα(4) σήματα του αθροίσματος (sum).

Στο στάδιο της υλοποίησης υλοποιούμε κάθε μονάδα ξεχωριστά, και μετά ενώνουμε τις τρεις(3) μονάδες μεταξύ τους. Συνολικά πρέπει να υλοποιήσετε τέσσερα(4) διαφορετικά modules σε τέσσερα(4) διαφορετικά αρχεία.



 $\Sigma\chi\dot{\eta}\mu\alpha 1{:}\,4\text{-bit Carry Look Ahead Adder block diagram}$ 

Παρατηρούμε ότι σε σχέση με την θεωρία, η αποσύνθεση (decomposition) του κυκλώματος φαίνεται στις εξισώσεις του CLA, ενώ η κατάτμηση (partitioning) του κυκλώματος φαίνεται στο Σχήμα 1. Προφανώς η κατάτμηση είναι μία λογική προσέγγιση επί της αποσύνθεσης, αλλά θα μπορούσαν να υπάρχουν και άλλες προσεγγίσεις.

# Παρατηρήσεις/Σημειώσεις

- (1) Επαληθεύσετε τη λειτουργία κάθε υποκυκλώματος αφού το σχεδιάσετε ξεχωριστά, με χρήση ξεχωριστού testbench.
- (2) Η σύνδεση των modules γίνεται ιεραρχικά, δηλ. έχουμε modules που συνδέονται μεταξύ τους μέσα σε ένα άλλο module που βρίσκεται σε ένα παραπάνω επίπεδο. Αυτό με τη σειρά του μπορεί να συνδέεται με άλλα modules, μέσω ενός module που βρίσκεται σε ένα ακόμη παραπάνω επίπεδο κ.ο.κ. Σκεφτείτε πως θα συνδέσετε τις μονάδες για τη δημιουργία του carry look ahead. Θα χρειαστεί να δημιουργήσετε instances.
- (3) Δημιουργήσετε topLevel στο οποίο θα συνδέσετε όλα τα σήματα που θέλετε να «δείτε» στην προσομοίωση. Φτιάξετε το τελικό testbench, και συνδέσετε το με το topLevel.

#### Παραδοτέα:

Ένα αρχείο .zip (ή ανάλογο) με τα παρακάτω αρχεία

- 1) Κυκλώματα και block diagrams σε ηλεκτρονική μορφή (όχι φωτογραφίες χειρόγραφων) σε μορφή αρχείου .pdf
- 2) Κώδικες VHDL (όχι ολόκληρο το project της Xilinx) σε μορφή αρχείου .vhd
- 3) Screenshots από τα simulations και σχόλια που εξηγούν γιατί το simulation είναι επαρκές.

| Κυκλώματα και Block diagrams :20% |
|-----------------------------------|
| Κώδικες :50%                      |
| Προσομοίωση : 30%                 |

# ΠΡΟΣΟΧΗ!

Η διαπίστωση αντιγραφής σε οποιοδήποτε σκέλος της άσκησης οδηγεί στην απόρριψη <u>από το σύνολο των εργαστηριακών ασκήσεων</u>. Αυτό γίνεται οποιαδήποτε στιγμή στη διάρκεια του εξαμήνου. Ως αντιγραφή νοείται και μέρος της αναφοράς, π.χ. σχήματα.

#### KAAH ENITYXIA!☺